LCMXO640C-3TN144I FPGA – Field Programmable Gate Array 640 LUTS 113 I/0
♠ Termékleírás
Terméktulajdonság | Attribútum értéke |
Gyártó: | Rács |
Termékkategória: | FPGA - Field Programmable Gate Array |
RoHS: | Részletek |
Sorozat: | LCMXO640C |
Logikai elemek száma: | 640 LE |
I/O-k száma: | 113 I/O |
Tápfeszültség - Min.: | 1,71 V |
Tápfeszültség - Max: | 3,465 V |
Minimális üzemi hőmérséklet: | -40 C |
Maximális üzemi hőmérséklet: | + 100 C |
Adatsebesség: | - |
Adó-vevők száma: | - |
Szerelési stílus: | SMD/SMT |
Csomag/tok: | TQFP-144 |
Csomagolás: | Tálca |
Márka: | Rács |
Elosztott RAM: | 6,1 kbit |
Magasság: | 1,4 mm |
Hossz: | 20 mm |
Maximális működési frekvencia: | 500 MHz |
Nedvességre érzékeny: | Igen |
Logikai tömbblokkok száma – LAB-ok: | 80 LAB |
Üzemi tápáram: | 17 mA |
Üzemi tápfeszültség: | 1,8 V/2,5 V/3,3 V |
Terméktípus: | FPGA - Field Programmable Gate Array |
Gyári csomag mennyiség: | 60 |
Alkategória: | Programozható logikai IC-k |
Teljes memória: | 6,1 kbit |
Szélesség: | 20 mm |
Egység súlya: | 1,319 g |
Nem illékony, végtelenül újrakonfigurálható
• Azonnali bekapcsolás – mikromásodpercek alatt bekapcsol
• Egy chip, nincs szükség külső konfigurációs memóriára
• Kiváló tervezési biztonság, nincs lehallgatható bitfolyam
• SRAM alapú logika újrakonfigurálása ezredmásodpercben
• JTAG porton keresztül programozható SRAM és nem felejtő memória
• Támogatja a nem felejtő memória háttérprogramozását
Alvó mód
• Akár 100-szoros statikus áramcsökkentést tesz lehetővé
TransFR™ újrakonfigurálás (TFR)
• Helyi logika frissítése a rendszer működése közben
Magas I/O logikai sűrűség
• 256–2280 LUT4
• 73-271 I/O széles körű csomagopciókkal
• Sűrűség migráció támogatott
• Ólommentes/RoHS-kompatibilis csomagolás
Beágyazott és elosztott memória
• Akár 27,6 Kbit sysMEM™ Embedded Block RAM
• Akár 7,7 Kbit elosztott RAM
• Dedikált FIFO vezérlési logika
Rugalmas I/O puffer
• A programozható sysIO™ puffer az interfészek széles skáláját támogatja:
– LVCMOS 3.3/2.5/1.8/1.5/1.2
– LVTTL
– PCI
– LVDS, Bus-LVDS, LVPECL, RSDS
sysCLOCK™ PLL-ek
• Eszközönként legfeljebb két analóg PLL
• Órajel szorzás, osztás és fáziseltolás
Rendszerszintű támogatás
• IEEE 1149.1 szabvány határellenőrzés
• Fedélzeti oszcillátor
• Az eszközök 3,3 V, 2,5 V, 1,8 V vagy 1,2 V tápegységgel működnek
• IEEE 1532 kompatibilis rendszeren belüli programozás